標簽:高電平
-
為什么要使用拉電阻
發(fā)布時間:2021年12月30日,查看次數(shù):308上拉電阻: 1、當TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的很低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。 2、OC門電路必須加上拉電阻,才能使用。 3、為加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。 4、在COMS芯片上,為了防止靜電造成損壞,不用的管 -
數(shù)字電路上拉電阻和下拉電阻的作用和選用
發(fā)布時間:2017年07月06日,查看次數(shù):935本文主要講了數(shù)字電路和的作用以及如何選用,下面一起來學(xué)習(xí)一下:1、當TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接,以提高輸出高電平的值。2、OC門電路必須加上拉電阻,才能使用。3、為加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。5、芯片的管腳加上拉電阻來提高輸出電平,從而提… -
影響電子設(shè)備信的七大元兇
發(fā)布時間:2017年07月23日,查看次數(shù):7511、線電阻的電壓降的影響——地電平(0電平)直流引起的低電平提高圖中虛線為提高的情況。提高幅度與IC的功耗大小、IC密度、饋電方式、地線電阻(R) 、饋電的地線總電流有關(guān)。 ΔV地= ΔI&mes; ΔR??2、 信號線電阻的電壓降的影響a) IC輸出管腳經(jīng)過印制導(dǎo)線或電纜到另一IC的輸入腳,輸出低電平電流在印制導(dǎo)線或電纜電阻上引起一個低電平的抬高,其值為ΔVOL=IOL&mes;R 。 見圖中的上面一條虛線。??顯而易見,低電平的抬高與印制導(dǎo)線電阻值及輸出低電平電流有關(guān),如下圖所示:… -
數(shù)字電路低電平和高電平的區(qū)別
發(fā)布時間:2017年11月17日,查看次數(shù):1148數(shù)字電路中,把電壓的高低用邏輯電平來表示。邏輯電平包括高電平和低電平這兩種。不同的元器件形成的數(shù)字電路,電壓對應(yīng)的邏輯電平也不同。在TTL門電路中,把大于3.5伏的電壓規(guī)定為邏輯高電平,用數(shù)字1表示;把電壓小于0.3伏的電壓規(guī)定為邏輯低電平,用數(shù)字0表示。數(shù)字電平從低電平(數(shù)字“0”)變?yōu)楦唠娖剑〝?shù)字“1”)的那一瞬間(時刻)叫作上升沿。數(shù)字電路中,把電壓的高低用邏輯電平來表示。邏輯電平包括高電平和低電平這兩種。不同的元器件形成的數(shù)字電路,電壓對應(yīng)的邏輯電平也… -
上拉電阻和下拉電阻的定義、作用、應(yīng)用案例及阻值選擇
發(fā)布時間:2017年12月30日,查看次數(shù):677一、定義:1、上拉就是將不確定的信號通過一個電阻嵌位在高電平!電阻同時起限流作用!下拉同理2、上拉是對器件注入電流,下拉是輸出電流3、弱強只是的阻值不同,沒有什么嚴格區(qū)分4、對于非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,的功能主要是為集電極開路輸出型電路輸出電流通道。二、作用:1、一般作單鍵觸發(fā)使用時,如果IC本身沒有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC外部另接一電阻。2、數(shù)字電路有三種狀態(tài)… -
上拉電阻和下拉電阻的定義、作用、應(yīng)用案例及阻值選擇
發(fā)布時間:2017年12月31日,查看次數(shù):749一、定義:1、上拉就是將不確定的信號通過一個電阻嵌位在高電平!電阻同時起限流作用!下拉同理2、上拉是對器件注入電流,下拉是輸出電流3、弱強只是的阻值不同,沒有什么嚴格區(qū)分4、對于非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,的功能主要是為集電極開路輸出型電路輸出電流通道。二、作用:1、一般作單鍵觸發(fā)使用時,如果IC本身沒有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC外部另接一電阻。2、數(shù)字電路有三種狀態(tài)…