標(biāo)簽:兼容性
-
高速電路板設(shè)計技巧 PCB板層設(shè)計與電磁兼容性討論
發(fā)布時間:2021年10月07日,查看次數(shù):337在高速電路板設(shè)計過程中,電磁兼容性設(shè)計是一個重點,也是難點。本文從層數(shù)設(shè)計和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導(dǎo)耦合與輻射耦合所引起的電磁干擾,提高電磁兼容性。 緒論 電子產(chǎn)品很多可靠性和穩(wěn)定性的問題是有電磁兼容性設(shè)計不過關(guān)所導(dǎo)致的。常見的問題有信號的失真,信號噪音過大,工作過程中信號不穩(wěn)定,系 -
解析開關(guān)電源的電磁兼容性問題
發(fā)布時間:2019年10月22日,查看次數(shù):428解決共模干擾最簡單的方法是解決好各電路單元及整機端口、機殼間的問題。整機屏蔽難以實施且成本較高,在無可奈何的情況下才采用該措施。從電磁兼容性的三要素講,要解決開關(guān)電源的電磁兼容性,可從三個方面入手。減小干擾源產(chǎn)生的干擾信號,切斷干擾信號的傳播途徑,增強受干擾體的抗干擾能力 在解決開關(guān)電源內(nèi)部的電磁兼容性時,可以綜合運用上述三個方法,以成本效益比及實施的難易性為前提。對開關(guān)電源模塊產(chǎn)生的對外干擾,如電源線諧波電流、電源線傳導(dǎo)干擾、電磁場輻射干擾等,…