隔壁新婚少妇真紧真爽,超碰e日韩,av无码视屏日韩,老鸭窝手机在我

文章詳情

  1. 您現(xiàn)在的位置:首頁
  2. 資訊中心
  3. 技術(shù)資料
  4. 詳情

如何為 FPGA 供電尋找最佳解決方案

為 FPGA 應(yīng)用設(shè)計優(yōu)秀電源管理解決方案不是一項簡單的任務(wù),相關(guān)的技術(shù)討論有很多很多。今天小編要為大家分享的內(nèi)容『FPGA 的電源管理』主要有兩個目的——

找到正確解決方案并選擇最合適的電源管理產(chǎn)品

如何優(yōu)化實際解決方案使其用于 FPGA

找到合適的電源解決方案

尋找為 FPGA 供電的最佳解決方案并不簡單。許多供應(yīng)商以適合為 FPGA 供電的名義推銷某些產(chǎn)品。為 FPGA 供電的 DC-DC 轉(zhuǎn)換器選擇有何特定要求?其實并不多。一般而言,所有電源轉(zhuǎn)換器都可用來為 FPGA 供電。推薦某些產(chǎn)品通常是基于以下事實:許多FPGA應(yīng)用需要多個電壓軌,例如用于 FPGA 內(nèi)核和 I/O,還可能需要額外的電 壓軌來用于 DDR 存儲器。將多個DC-DC 轉(zhuǎn)換器全部集成到單個穩(wěn)壓器芯片中的 PMIC(電源管理集成電路)常常是首選。

一種為特定 FPGA 尋找優(yōu)秀供電解決方案的流行方法是使用許多 FPGA 供應(yīng)商都提供的已有電源管理參考設(shè)計。這對于優(yōu)化設(shè)計來說是一個很好的入門方式。但此類設(shè)計往往需要修改,因為

FPGA 系統(tǒng)通常需要額外的電壓軌和負(fù)載,這些也需要供電;

在參考設(shè)計上增加一些東西常常也是必要的;

FPGA 的輸入電源不是固定的,輸入電壓在很大程度上取決于實際的邏輯電平以及 FPGA 所實現(xiàn)的設(shè)計。

完成對電源管理參考設(shè)計的修改之后,它看起來將與最初的參考設(shè)計不同??赡苡腥藭q稱,最好的解決方案是根本不用電源管理參考設(shè)計,而是直接將所需的電壓軌和電流輸入到電源管理選型與優(yōu)化工具中。

如何優(yōu)化實際解決方 案以用于FPGA

一旦選擇了電源架構(gòu)和各個電壓轉(zhuǎn)換器,就需要選擇合適的無源元件來設(shè)計電源。做這件事時,需要牢記 FPGA 的特殊負(fù)載要求——

各項電流需求

電壓軌時序控制

電壓軌單調(diào)上升

快速電源瞬變

電壓精度

FPGA 輸入電容

各項電流需求

FPGA 的實際電流消耗在很大程度上取決于使用情況。不同的時鐘和不同的FPGA 內(nèi)容需要不同的功率。因此,在 FPGA 系統(tǒng)的設(shè)計過程中,典型 FPGA 設(shè)計的最終電源規(guī)格必然會發(fā)生變化。FPGA 制造商提供的功率估算工具有助于計算解決方案所需的功率等級。在構(gòu)建實際硬件之前,獲得這些信息會非常有用。但是,為了利用此類功率估算工具獲得有意義的結(jié)果,F(xiàn)PGA 的設(shè)計必須最終確定,或者至少接近最終完成。

通常情況下,工程師設(shè)計電源時考慮的是最大 FPGA 電流。如果最終發(fā)現(xiàn)實際 FPGA 設(shè)計需要的功率更少,設(shè)計人員就會縮減電源。

電壓軌時序控制

許多 FPGA 要求不同電源電壓軌以特定順序上電。內(nèi)核電壓的供應(yīng)往往需要早于 I/O 電壓的供應(yīng),否則一些 FPGA 會被損壞。為了避免這種情況,電源需要按正確的順序上電。使用標(biāo)準(zhǔn) DC-DC 轉(zhuǎn)換器上的使能引腳,可以輕松實現(xiàn)簡單的上電時序控制。然而,器件關(guān)斷通常也需要時序控制。僅執(zhí)行使能引腳時序控制,很難取得良好的結(jié)果。更好的解決辦法是使用具有高級集成時序控制功能的 PMIC

FPGA 的另一個特點是它會非常迅速地開始抽取大量電流。這會在電源上造成很高的負(fù)載瞬變。出于這個原因,許多 FPGA 需要大量的輸入電壓去耦。陶瓷電容非??拷赜迷谄骷?VCORE 和 GND 引腳之間。高達(dá) 1 mF 的值非常常見。如此高電容有助于降低對電源提供非常高峰值電流的需求。但是,許多開關(guān)穩(wěn)壓器和 LDO 規(guī)定了最大輸出電容。FPGA 的輸入電容要求可能超過電源允 許的最大輸出電容。

電源不喜歡非常大的輸出電容,原因有兩點——

在啟動期間,開關(guān)穩(wěn)壓器的輸出電容看來像是短路的。對此問題有一個解決辦法。較長的軟啟動時間可以讓大電容組上的電壓穩(wěn)定地升高,電源不會進(jìn)入短 路限流模式。

針對電源的負(fù)載瞬變和啟動行為,開發(fā)工具鏈(包括 LTpowerCAD,尤其是 LTspice)是非常有幫助的。該工具可以很好的建模和仿真,從而有效實現(xiàn) FPGA 的大輸入電容與電源的輸出電容的去耦。就展示了這一概念。

雖然 POL(負(fù)載端)電源的位置往往靠近負(fù)載,但在電源和 FPGA 輸入電容之間常常存在一些 PCB 走線。當(dāng)電路板上有多個彼此相鄰的 FPGA 輸入電容時,離電源最遠(yuǎn)的那些電容對電源傳遞函數(shù)的影響較小,因為它們之間不僅存在一些電阻, 還存在寄生走線電感。這些寄生電感允許 FPGA 的輸入電容大于電源輸出電容的最大限值,即使所有電容都連接到電路板上的同 一節(jié)點也無妨。在 LTspice 中,可以將寄生走線電感添加到原理圖中,并且可以模擬這些影響。當(dāng)電路建模中包含足夠的寄生元件時,仿真結(jié)果接近實際結(jié)果。

電壓精度

FPGA電源的電壓精度通常要求非常高。3%的變化容差帶是相當(dāng) 常見的。例如,為使0.85 V的StraTIx V內(nèi)核電壓軌保持在3%的電壓精度窗口內(nèi),要求全部容差帶僅為25.5 mV。這個小窗口包括 負(fù)載瞬變后的電壓變化以及直流精度。同樣,對于此類嚴(yán)格要 求,包括LTpowerCAD和LTspice在內(nèi)的可用電源工具鏈在電源設(shè)計 過程中非常重要。

FPGA 輸入電容

為了快速提供大電流,F(xiàn)PGA 的輸入電容通常選擇陶瓷電容。此類電容很適合這種用途,但需要小心選擇,使其真實電容值不隨直流偏置電壓而下降。一些陶瓷電容,尤其是 Y5U 型,當(dāng)直流偏置電壓接近其最大額定直流電壓 時,其真實電容值會降低到只有標(biāo)稱值的20%。



婷婷综合视频| 亚洲精品乱码久久观看网| 亚洲日韩精品东京热一区| 一本日韩A V无码| 日韩精品在线影院| 香蕉视频在线观看免费国产婷婷| 日韩AV在线浏览| 欧美官网免费播放三区| 高清无码国模在线视频| 精品国产叫床| 极品大屁股 在线播放| 曰韩精品一区二区Av无码| 精品国产制服丝袜高跟| 九九com国产| 熟女传媒| 久久久美人体| 久久久A级毛片| 欧美国产免费观看第七页| 黄色清高无打码| 欧美日本韩国国产| 狠狠操精品一二三| 久久免费无码高潮| 欧美日韩视频在线第一区| 欧美日韩国产666| 黄色三级网站| 欧美视频在线观看一区二区| 亚洲国产综合精品| 国产精欧美一区二区三区久久久| 亚洲欧洲自拍拍偷精品网| 国产999在线视频观看| 成人Av电影久久| 天天色成人| 免费成人一级| 久久六月婷婷导航| 免费在线播放a| 在线观看蜜臀AV网站| AV午夜久久蜜桃传媒软件| 88av手机在线| 一本色道久久综合亚洲精品酒店 | 午夜亚洲AⅤ无码福利| 亚洲成人精品免费|